Las características incluyen:
"Los dispositivos RX65N / RX651 expandidos soportan las necesidades de seguridad y reprogramabilidad, ofreciendo protección flash mejorada integrada y otra tecnología para crear una solución integrada segura y estable, como lo demuestra la certificación de validación de algoritmos criptográficos [CAVP]", dijo la firma.
Para la interfaz hombre-máquina, las dos gamas incluyen un controlador TFT y aceleración gráfica 2D.
"La selección de una pantalla WQVGA permite usar 640 kbytes de RAM en el chip de cuadro de visualización, lo que ahorra memoria RAM externa", dijo Renesas.
El núcleo RXv2 y el proceso de 40nm permiten 4.55 Core Mark / MHz.
Usando las nuevas características de seguridad, según la empresa, los usuarios finales podrán:
Se incluye flash de doble banco para admitir actualizaciones de firmware en campo.
Hay un paquete de soporte de placa, que controla la información común para funciones como MCU inicial, reloj y configuración de placa, y "el nuevo Envision Kit proporciona un entorno de evaluación que permite a los ingenieros comparar el rendimiento de MCU y comenzar a desarrollar su propio software", dijo Renesas.
El kit de inicio RX65N incluye una placa de desarrollo con MCU, pantalla, depurador en el chip, compilador C de prueba y entorno de desarrollo integrado.
Código flash
1.0Mbyte o menos |
Código flash
1.5Mbyte o más |
|||||
---|---|---|---|---|---|---|
RX65N | RX651 | RX65N | RX651 | |||
UPC | RXv2 | |||||
Frecuencia | 120 MHz | |||||
Vcc | 2.7 - 3.6V | |||||
Memoria | Código Flash | 512, 768kbyte, 1Mbyte | 1.51,2.01Mbyte | |||
Función Dualbank | - | Sí | ||||
La función BGO | - | Sí | ||||
Data Flash | - | 32kbyte | ||||
SRAM | 256kbyte | 640 kbytes (256 + 384) | ||||
DMA | DMAC x 8 canales, controlador de transferencia de datos (DTC), EXDMAC x 2 canales | |||||
Autobús externo | 8 / 16bit separado / múltiplex, SDRAM | 8/16 / 32bit por separado / múltiplex, SDRAM | ||||
Minutero | Temporizador de propósito general | Unidad de temporizador multifunción (MTU3):
16 bits x 8 canales +3 2bit x 1 canal 16bit x 6 canales 8bit x 4 canales 16 bits (CMT) x 4 canales + 32 bits (CMTW) x 2 canales |
||||
RTC con respaldo de batería | 1 canal | |||||
Perro guardián independiente / perro guardián | 1 canal / 1 canal | |||||
Interface de comunicación | Interfaz de comunicación serie /
Interfaz de comunicaciones serie con FIFO |
11 canales / 2 canales | ||||
Bus I²C | 2 canales | 3 canales | ||||
SPI | 3 canales | |||||
Interfaz periférica serial Quad | 1 canal | |||||
Ethernet, EDMAC | 1 canal | - | 1 canal | - | ||
Velocidad máxima de USB2.0 | 1 canal (host / función / OTG) | |||||
PODER | 2 canales | |||||
Interfaz de host SD /
Interfaz esclava SD |
1 canal / 1 canal | |||||
Interfaz de host MMC | 1 canal | |||||
Cosa análoga | ADCs | 12bit x 8 canales (con 3ch S & H) + 12bit x 21 canales |
||||
DAC | 2bit x 2 canales | |||||
Seguridad | AES | Sí | Sí (Built in Trusted secure IP) | |||
Verdadero generador de números aleatorios (TRNG) | Sí | Sí (Built in Trusted secure IP) | ||||
IP segura segura | - | Sí | ||||
Interfaz de la máquina humana | Interfaz de la cámara CMOS | PDC (captura de datos paralela) |
1 canal | |||
Gráfico | Controlador gráfico LCD | - | 1 canal | |||
Motor de dibujo 2D | - | Sí | ||||
Otro | CRC32, circuito de operación de datos, salida de puerto habilitada 3, controlador de enlace de evento, sensor de temperatura | |||||
Paquete | 100 LFQFP (paso de 0.5 mm, 14x14 mm) 144 LFQFP (paso de 0.5 mm, 20x20 mm) 100 TFLGA (paso de 0.65 mm, 7x7 mm) 145 TFLGA (paso de 0.5 mm, 7x7 mm) |
|||||
- | 176 LFQFP
(Paso de 0.5 mm, 24x24 mm) (Paso de 0.8 mm, 13x13 mm) (Paso de 0.5 mm, 8x8 mm) |
Email: Info@ariat.hkHK TEL: +00 852-30501900AÑADIR: Salón 2703 27F Ho King Comm Center 2-16,
Fa Yuen St MongKok Kowloon Hong Kong.