Renesas dodaje bezpieczną aktualizację flash do przemysłowych mikrokontrolerów z grafiką 2D

Renesas RX65N development board

Dodatki zawarte:

  • Ochrona klucza szyfrowania
  • Sprzętowe akceleratory szyfrowania dla AES, 3DES i SHA
  • generator liczb losowych
  • Chroń pamięć podręczną kodu startowego

"Rozbudowane urządzenia RX65N / RX651 obsługują potrzeby w zakresie bezpieczeństwa i reprogramowalności, oferują zintegrowaną ulepszoną ochronę błysku i inną technologię, aby stworzyć bezpieczne i stabilne zintegrowane rozwiązanie, czego dowodzi certyfikacja walidacji algorytmów kryptograficznych [CAVP]" - powiedziała firma.

W przypadku interfejsu człowiek-maszyna dwa zakresy obejmują kontroler TFT i akcelerację graficzną 2D.

"Wybór ekranu WQVGA pozwala na wykorzystanie 640 kilobajtów pamięci RAM jako bufora ramki wyświetlania, co oszczędza zewnętrzną pamięć RAM" - powiedział Renesas.

Proces RXv2 i proces 40 nm pozwalają na wydajność 4.55 Core Mark / MHz.

Korzystając z nowych funkcji zabezpieczeń, zgodnie z danymi firmy, użytkownicy końcowi będą mogli:

  • Monitoruj stan działania maszyn od wewnątrz i na zewnątrz fabryki
  • Wymieniaj dane w celu wprowadzania zmian w instrukcjach produkcyjnych
  • Przeprogramuj pamięć jednostki MCU, aby zaktualizować ustawienia sprzętu

Podwójny bank flash jest dołączony do obsługi aktualizacji oprogramowania wewnętrznego.

Dostępny jest pakiet wsparcia dla zarządu, który kontroluje wspólne informacje dotyczące funkcji, takich jak początkowe MCU, ustawienia zegara i kart, oraz "nowy zestaw Envision Kit zapewnia środowisko ewaluacyjne, które umożliwia inżynierom testowanie wydajności MCU i rozpoczęcie opracowywania własnego oprogramowania" - powiedział Renesas.

Zestaw startowy RX65N zawiera płytę rozwojową z MCU, wyświetlaczem, wbudowanym debuggerem, wersją próbną kompilatora C oraz zintegrowanym środowiskiem programistycznym.

Flash Code

1,0 MB lub mniej

Flash Code

1,5 MB lub więcej

RX65N RX651 RX65N RX651
procesor RXv2
Częstotliwość 120 MHz
Vcc 2,7 - 3,6V
Pamięć Flash Code 512, 768 KB, 1 MB 1,51,2.01 MB
Funkcja Dualbanku - tak
Funkcja BGO - tak
Flash danych - 32 KB
SRAM 256 KB 640 kB (256 + 384)
DMA DMAC x 8 kanałów, Kontroler transferu danych (DTC), EXDMAC x 2 kanały
Zewnętrzna magistrala 8/16-bitowy oddzielny / multipleks, SDRAM 8/16 / 32bit oddzielny / multipleks, SDRAM
Regulator czasowy Zegar ogólnego zastosowania Wielofunkcyjny licznik czasu (MTU3):

16bit x 8 kanałów +3 2bit x 1 kanał
Jednostka impulsów zegara (TPU):

16bit x 6 kanałów
Timer (TMR):

8bit x 4 kanały
Porównaj zegar meczów:

16 bit (CMT) x 4 kanały + 32 bity (CMTW) x 2 kanały

RTC z podtrzymaniem bateryjnym 1 kanał
Indepedent watchdog / watchdog 1 kanał / 1 kanał
Interfejs komunikacyjny Interfejs komunikacji szeregowej /

Szeregowy interfejs komunikacyjny z FIFO

11 kanałów / 2 kanały
Autobus I²C 2 kanały 3 kanały
SPI 3 kanały
Quad szeregowy interfejs peryferyjny 1 kanał
Ethernet, EDMAC 1 kanał - 1 kanał -
USB2.0 pełna prędkość 1 kanał (host / funkcja / OTG)
MOGĄ 2 kanały
Interfejs hosta SD /

SD slave interface

1 kanał / 1 kanał
Interfejs hosta MMC 1 kanał
Analog ADC 12bit x 8 kanałów (z 3 kanałami S i H) +
12bit x 21 kanałów
DAC 2bit x 2 kanały
Bezpieczeństwo AES tak Tak (wbudowany bezpieczny bezpieczny adres IP)
Prawdziwy generator liczb losowych (TRNG) tak Tak (wbudowany bezpieczny bezpieczny adres IP)
Zaufany bezpieczny adres IP - tak
Interfejs człowiek-maszyna Interfejs kamery CMOS PDC
(równoległe przechwytywanie danych)
1 kanał
Graficzny Graficzny kontroler LCD - 1 kanał
Silnik do rysowania 2D - tak
Inny CRC32, obwód operacyjny danych, port wyjścia 3, kontroler łącza zdarzeń, czujnik temperatury
Pakiet 100 LFQFP (skok 0,5 mm, 14x14 mm)
144 LFQFP (skok 0,5 mm, 20 x 20 mm)
100 TFLGA (skok 0,65 mm, 7 x 7 mm)
145 TFLGA (skok 0,5 mm, 7 x 7 mm)
- 176 LFQFP

(Odstęp 0,5 mm, 24 x 24 mm)
176 LFBGA

(Skok 0,8 mm, 13 x 13 mm)
177TFLGA

(Odstęp 0,5 mm, 8 x 8 mm)

E-mail: Info@ariat.hkHK TEL: +00 852-30501900DODAJ: Rm 2703 27F Ho King Comm Center 2-16,
Fa Yuen St MongKok Kowloon Hongkong.